eONPUIR

Developing method of vector synthesis deductive logic for computer systems fault analysis

Показать сокращенную информацию

dc.contributor.author Hahanova, Anna
dc.contributor.author Хаханова, Ганна Володимирівна
dc.contributor.author Хаханова, Анна Владимировна
dc.date.accessioned 2022-08-09T00:22:38Z
dc.date.available 2022-08-09T00:22:38Z
dc.date.issued 2022-07-04
dc.identifier.citation Hahanova, A. (2022). Developing method of vector synthesis deductive logic for computer systems fault analysis. Herald of Advanced Information Technology, Vol. 5, N 2, р. 102–112. en
dc.identifier.citation Hahanova, A. Developing method of vector synthesis deductive logic for computer systems fault analysis / A. Hahanova // Herald of Advanced Information Technology = Вісн. сучас. інформ. технологій. – Оdesa, 2022. – Vol. 5, N 2. – Р. 102–112. en
dc.identifier.issn 2663-0176
dc.identifier.issn 2663-7731
dc.identifier.uri http://dspace.opu.ua/jspui/handle/123456789/12921
dc.description.abstract The article is devoted to the development of models and methods for fault analysis for examinate test patterns. Deductive fault simulation of digital devices is the most advanced technology that serves the field of design and testing of modern computer systems. At the same time, fault simulation solves the problem of assessing the quality of the test in the class of single constant defects. However, the computational complexity of obtaining deductive formulas, estimated as n3 , is a rather difficult task for high-dimensional RTL-level functional circuits, so the deductive method is usually used only for digital circuits represented at the gate level. Next, we propose a vector method for synthesis deductive formulas for digital schemes represented by RTL elements. This method became possible due to the element description of any complexity in the form of output states vector for combinational device. The model of xor-relationships between the wonderful logical functions (or, xor, and) of digital objects is improved, which is convoluted into zero-space. It makes possible to solve the problems of design and test, machine learning, search for similarities-differences, and destructive components in processes and phenomena. The advantages of the vector model for a compact description of objects, functions and structures are determined. It is proposed to replace analytical expressions that require algorithmically complex calculating, with vector data structures for describing functional logic. Vector-deductive method for synthesis formulas for transporting input fault lists is proposed. It has a quadratic computational complexity of register operations. The coordinate-vector model of defects is considered, not tied to input variables, which can be used for efficient processing of complex logic circuits when assessing the quality of synthesized tests. An algorithm for the synthesis of deductive vectors is presented, which differs from the known ones in the technological parallel processing simplicity of truth tables and makes it possible to create structural and logical conditions for simulating faults in digital projects of the gate, register and system description levels. An efficient method for the synthesis of a deductive truth table according to the rule L=T⊕F is proposed. It differs from the known ones by using vector-coordinate parallel xor-operation. It provides the transportation of faults through a functional element of arbitrary complexity. en
dc.description.abstract Стаття присвячена розробці моделей та методів для аналізу несправностей. Дедуктивне моделювання несправностей цифрових пристроїв є передовою технологією, яка обслуговує область проектування і тестування сучасних комп'ютерних систем. При цьому моделювання несправностей розв’язує задачу оцінки якості тесту у класі одиночних константних дефектів. Однак обчислювальна складність отримання дедуктивних формул, що оцінюється як n3 , є досить складним завданням для функціональних схем RTL-рівня великої розмірності, тому дедуктивний метод, як правило, використовується тільки для цифрових схем, представлених на рівні вентилів. Далі пропонується метод синтезу дедуктивних формул для схем великої розмірності, представлених RTL-елементами. Даний метод став можливим завдяки опису елементів будь-якої складності у вигляді вектора вихідних станів комбінаційного пристрою. Удосконалюється модель xor-відношень між «чудовими» логічними функціями цифрових об'єктів, яка згортається в нуль-простір, що дає можливість розв’язувати задачі технічної діагностики, машинного навчання, пошуку подібності-відмінності, діагностування деструктивних компонентів у процесах та явищах. Визначаються переваги векторної моделі для компактного опису об'єктів, функцій та структур. Пропонується замінити аналітичні вирази, що вимагають алгоритмічно складних обчислювачів-аналізаторів, на векторні структури даних для опису функціональної логіки. Пропонується векторно-дедуктивний метод синтезу формул для транспортування списків вхідних несправностей, який має квадратичну обчислювальну складність регістрових операцій. Розглядається координатно-векторна модель дефектів, не прив'язана до вхідних змінних, яка може бути використана для ефективної обробки складних логічних схем для оцінки якості синтезованих тестів. Надається алгоритм синтезу дедуктивних векторів, який відрізняється від відомих технологічною простотою паралельної обробки таблиць істинності та дає можливість створювати структурно-логічні умови для моделювання несправностей у цифрових проектах вентильного, регістрового та системного рівнів опису. Пропонується ефективний метод синтезу дедуктивної таблиці істинності за правилом L=T⊕F, який відрізняється від відомих застосуванням єдиної векторно-координатної паралельної xor-операції, що забезпечує транспортування несправностей через функціональний елемент довільної складності. en
dc.language.iso en en
dc.publisher Odessa National Polytechnic University en
dc.subject Vector form of logic en
dc.subject deductive matrix en
dc.subject truth table en
dc.subject deduction en
dc.subject deductive-vector method en
dc.subject digital circuit en
dc.subject vector model of defects en
dc.subject векторна форма логіки en
dc.subject дедуктивна матриця en
dc.subject таблиця істинності en
dc.subject дедукція en
dc.subject дедуктивно векторний метод en
dc.subject цифрова схема en
dc.subject векторна модель дефектів en
dc.title Developing method of vector synthesis deductive logic for computer systems fault analysis en
dc.title.alternative Розробка векторного синтезу дедуктивної логіки для аналізу несправностей комп’ютерних систем en
dc.type Article en
opu.citation.journal Herald of Advanced Information Technology en
opu.citation.volume 2 en
opu.citation.firstpage 102 en
opu.citation.lastpage 112 en
opu.citation.issue 5 en


Файлы, содержащиеся в элементе

Этот элемент содержится в следующих коллекциях

Показать сокращенную информацию