eONPUIR

Моделювання та симуляція в пам'яті

Показать сокращенную информацию

dc.contributor.author Хаханов, Володимир Іванович
dc.contributor.author Hahanov, Vladimir I.
dc.contributor.author Чумаченко, Світлана Вікторівна
dc.contributor.author Chumachenko, Svitlana V.
dc.contributor.author Литвинова, Євгенія Іванівна
dc.contributor.author Litvinova, Eugenia I.
dc.contributor.author Обрізан, Володимир Ігорович
dc.contributor.author Obrizan, Volodymyr I.
dc.date.accessioned 2024-10-09T12:53:17Z
dc.date.available 2024-10-09T12:53:17Z
dc.date.issued 2024-09-26
dc.identifier.issn 2522-1523
dc.identifier.uri http://dspace.opu.ua/jspui/handle/123456789/14653
dc.description.abstract Пропонується механізм моделювання несправностей, як адрес, на розумних структурах даних, які виключають алгоритм моделювання вхідних тестових наборів для отримання тестової карти логічної функціональності. Розумні структури даних представлені логічним вектором та його похідними як таблиці істинності та матриці. Карта тестування подана матрицею, координати якої визначені комбінаціями всіх логічних несправностей, які перевіряються на двійкових наборах вичерпного тесту. Побудова карти тестування орієнтована на архітектуру in-memory комп'ютингу на основі readwrite транзакцій, що робить механізм моделювання економічним по відношенню до часу моделювання та енерговитрат завдяки відсутності центрального процесора. Логічний вектор як єдиний компонент вхідних даних не вимагає синтезу в технологічно дозволену структуру елементів. Синтез розумних структур даних на основі чотирьох матричних операцій створює карту тестування несправностей, як адрес, для будь-якої логіки. Запропонований механізм орієнтований на сервісне обслуговування SoC IP-cores під керуванням стандарту IEEE 1500. За простотою та передбачуваністю розмірів структур даних та відсутністю алгоритму моделювання тестових наборів запропонований механізм не має аналогів у design and test індустрії. en
dc.description.abstract A mechanism for modeling faults as addresses on smart data structures is proposed, which excludes the algorithm for modeling input test sets to obtain a test map of logical functionality. Smart data structures are represented by a logical vector and its derivatives in the form of truth tables and matrices. The test map is a matrix whose coordinates are defined by the combinations of all logical faults that are tested on the binary sets of the exhaustive test. The construction of the test map is focused on the architecture of inmemory computing based on read-write transactions, which makes the simulation mechanism economical in terms of simulation time and energy consumption due to the absence of a central processor. A logical vector as a single component of input data does not require synthesis into a technologically permitted structure of elements. Synthesis of smart data structures based on four matrix operations creates a fault test map like addresses for any logic. The proposed mechanism is focused on the service of SoC IP-cores under the control of the IEEE 1500 standard. The proposed mechanism has no analogues in the design and test industry in terms of simplicity and predictability of data structure sizes and the absence of a test set modeling algorithm en
dc.language.iso uk en
dc.publisher Odessа Polytechnic National University en
dc.subject Intelligent комп’ютинг en
dc.subject In-memory комп’ютинг en
dc.subject логічний вектор en
dc.subject логічна матриця en
dc.subject карта тестування en
dc.subject структури даних en
dc.subject векторно-логічне моделювання en
dc.subject несправність en
dc.subject таблиця істинності en
dc.subject адреси en
dc.subject Intelligent computing en
dc.subject In-memory computing en
dc.subject logic vector en
dc.subject logic matrix en
dc.subject test map en
dc.subject data structures en
dc.subject vector-logic modeling en
dc.subject fault en
dc.subject truth table en
dc.subject addresses en
dc.title Моделювання та симуляція в пам'яті en
dc.title.alternative In-Memory modelling and simulations en
dc.type Article en
opu.citation.journal Інформатика. Культура. Техніка = Informatics. Culture. Technology en
opu.citation.volume 1 en
opu.citation.firstpage 179 en
opu.citation.lastpage 184 en
opu.citation.conference Х МІЖНАРОДНА НАУКОВО-ПРАКТИЧНА КОНФЕРЕНЦІЯ «Інформатика. Культура. Техніка» = X International conference "INFORMATICS. CULTURE. TECHNIQUE" en
opu.citation.issue 1 en


Файлы, содержащиеся в элементе

Этот элемент содержится в следующих коллекциях

Показать сокращенную информацию