eONPUIR

Грин-ориентированная естественная конвейеризация цифровых схем в FPGA- проектах.

Показать сокращенную информацию

dc.contributor.author Дрозд, А. В.
dc.contributor.author Защелкин, К. В.
dc.contributor.author Drozd, A. V.
dc.contributor.author Zashcholkin, K. V.
dc.contributor.author Дрозд, О. В.
dc.contributor.author Защолкін, К. В.
dc.date.accessioned 2017-05-16T17:30:16Z
dc.date.available 2017-05-16T17:30:16Z
dc.date.issued 2014
dc.identifier.citation Дрозд, А. В. Грин-ориентированная естественная конвейеризация цифровых схем в FPGA- проектах / А. В. Дрозд, К. В. Защелкин // Пр. Одес. політехн. ун-ту. - Одеса, 2014. - Вип. 1 (43). - С. 162-168. ru
dc.identifier.issn 2076-2429
dc.identifier.issn 2223-3814
dc.identifier.uri http://pratsi.opu.ua/app/webroot/articles/1414144862.pdf
dc.identifier.uri http://dspace.opu.ua/jspui/handle/123456789/2613
dc.description.abstract Рассмотрена проблема снижения энергопотребления цифровых систем, построенных на элементной базе микросхем FPGA. Отмечены традиционные пути снижения энергопотребления в цифровых системах. Проведено исследование возможностей снижения энергопотребления цифровых систем за счет использования низкоуровневых особенностей архитектуры микросхем FPGA. Показано, что архитектура микросхем FPGA позволяет за счет имеющихся ресурсов ее внутренних ячеек создавать различное количество последовательно подключенных элементарных вычислителей между конвейерными каскадами с целью достижения оптимального для конкретной проектной задачи соотношения между производительностью, затратами на оборудования и энергопотреблением. Показана целесообразность использования естественных возможностей конвейеризации схем в FPGA-проектах для повышения производительности и снижения динамической составляющей энергопотребления. en
dc.description.abstract The problem of reducing the power consumption for digital systems based on the FPGA chip element base is considered. The traditional ways of reducing energy consumption in digital systems are emphasized. A study of the possibilities for reducing energy consumption of digital systems is provided through the use of low-level features of the FPGA chip architecture. The paper shows that FPGA microchip architecture allows due to its internal cells resources to provide the diverse amount of serially connected computing units, created between pipelined stages in order to achieve the optimal correlation for the specific project and its productivity, hardware costs and power consumption. The expediency of using natural criteria for pipelining schemes in FPGA projects is demonstrated to improve performance and to reduce power consumption of any dynamic component. en
dc.description.abstract Розглянуто проблему зниження енергоспоживання цифрових систем, побудованих на елементній базі мікросхем FPGA. Відзначено традиційні шляхи зниження енергоспоживання в цифрових системах. Проведено дослідження можливостей зниження енергоспоживання цифрових систем за рахунок використання низькорівневих особливостей архітектури мікросхем FPGA. Показано, що архітектура мікросхем FPGA дозволяє за рахунок наявних ресурсів її внутрішніх осередків створювати різну кількість послідовно підключених елементарних обчислювачів між конвеєрними каскадами з метою досягнення оптимального для конкретної проектної задачі співвідношення між продуктивністю, витратами на обладнання та енергоспоживанням. Показано доцільність використання природних можливостей конвеєризації схем в FPGA-проектах для підвищення продуктивності і зниження динамічної складової енергоспоживання. en
dc.language.iso ru en
dc.publisher Odessa Politechnic University en
dc.subject грин-технологии en
dc.subject оценка энергопотребления en
dc.subject компьютерная система en
dc.subject цифровая система en
dc.subject FPGA en
dc.subject конвейеризация en
dc.subject green technologies en
dc.subject estimation of power consumption en
dc.subject computer system en
dc.subject digital system en
dc.subject FPGA en
dc.subject pipelining en
dc.subject грін-технології en
dc.subject оцінка енергоспоживання en
dc.subject комп’ютерна система en
dc.subject цифрова система en
dc.subject конвеєризація en
dc.title Грин-ориентированная естественная конвейеризация цифровых схем в FPGA- проектах. en
dc.title.alternative Green-oriented natural pipelining of digital circuits in FPGA-projects en
dc.title.alternative Грін-орієнтована природна конвеєризація цифрових схем в FPGA-проектах en
dc.type Article en
opu.kafedra Кафедра комп’ютерних інтелектуальних систем та мереж Uk
opu.citation.journal Odes’kyi Politechnichnyi Universytet. Pratsi en
opu.citation.firstpage 162 en
opu.citation.lastpage 168 en
opu.citation.issue 1(43) en
opu.staff.id drozd@opu.ua en
opu.staff.id zashcholkin@opu.ua en


Файлы, содержащиеся в элементе

Этот элемент содержится в следующих коллекциях

Показать сокращенную информацию